NS宣布該公司深受市場歡迎的100mA低壓降CMOS線性穩壓器添加了采用全新 LLP 封裝的新型號。這款型號為LP5900SD的穩壓器不但具有業界最低輸出噪聲及極高電源紋波抑制比等兩個優點,而且靜態電流低至只有25uA。
LP5900SD 芯片最適用于模擬及射頻信號路徑集成電路,可為低噪聲放大器、壓控振蕩器、射頻接收器、圖像傳感器以及顯示器提供穩壓供電。
由于LP5900SD芯片無需外加旁路電容器,因此只產生6.5uVRMS的極低噪聲。LP5900SD芯片的電源抑制比(PSRR)高達85dB。由于這款芯片內部產生的噪聲極低,而且電源抑制比極高,因此最適用于高靈敏度的模擬及射頻負載,是這類電路最理想的電源管理解決方案。
LP5900SD 芯片除了采用micro SMD封裝之外,還有2.20mm x 2.50mm x 0.8mm 的6引腳小型LLP封裝可供選擇。由于LP5900SD芯片只需0.47uF的輸入及輸出電容也可穩定操作,因此加設兩個小型陶瓷芯片形電容器便已足夠。此外,由于這款芯片具備以下幾個特殊的優點,例如封裝小巧、無需加設旁路電容器以及只需采用兩個小型陶瓷芯片形電容器,因此占用電路板極少的空間,有助降低物料成本。
LP5900SD線性穩壓器主要技術規格 6.5uVrms 的全球最低噪聲,加上電源抑制比高達 85dB,因此可確保信號完整無缺
25uA 的極低靜態電流,有助于延長便攜式電子產品的電池壽命
80mV 的極低壓降,因此可以利用最低的供電電壓進行穩壓,有助于提高系統效率
在整個線路/負載/溫度范圍內,輸出電壓準確度都可保持在 +/-2% 之內,確保信號路徑元件獲得穩定的供電,以便發揮最高的性能
采用無鉛的 6 引腳 LLP 封裝,并且只需另外加設兩個 0.47uF 的陶瓷電容器,因此占用電路板極少的空間,有助于降低物料成本
LP5900SD 芯片有 1.5V、1.8V、2.0V、2.2V、2.5V、2.7V、2.8V、3.0V 及 3.3V 等多個輸出電壓可供選擇。這款芯片還具備 1.5V 至 3.3V 電壓范圍之外的其他電壓可供選擇。
LP5900SD 線性穩壓器芯片以 1,000 顆為采購單位,單顆價為 0.55 美元,已有大量現貨供應。
LP5900SD 芯片最適用于模擬及射頻信號路徑集成電路,可為低噪聲放大器、壓控振蕩器、射頻接收器、圖像傳感器以及顯示器提供穩壓供電。
由于LP5900SD芯片無需外加旁路電容器,因此只產生6.5uVRMS的極低噪聲。LP5900SD芯片的電源抑制比(PSRR)高達85dB。由于這款芯片內部產生的噪聲極低,而且電源抑制比極高,因此最適用于高靈敏度的模擬及射頻負載,是這類電路最理想的電源管理解決方案。
LP5900SD 芯片除了采用micro SMD封裝之外,還有2.20mm x 2.50mm x 0.8mm 的6引腳小型LLP封裝可供選擇。由于LP5900SD芯片只需0.47uF的輸入及輸出電容也可穩定操作,因此加設兩個小型陶瓷芯片形電容器便已足夠。此外,由于這款芯片具備以下幾個特殊的優點,例如封裝小巧、無需加設旁路電容器以及只需采用兩個小型陶瓷芯片形電容器,因此占用電路板極少的空間,有助降低物料成本。
LP5900SD線性穩壓器主要技術規格 6.5uVrms 的全球最低噪聲,加上電源抑制比高達 85dB,因此可確保信號完整無缺
25uA 的極低靜態電流,有助于延長便攜式電子產品的電池壽命
80mV 的極低壓降,因此可以利用最低的供電電壓進行穩壓,有助于提高系統效率
在整個線路/負載/溫度范圍內,輸出電壓準確度都可保持在 +/-2% 之內,確保信號路徑元件獲得穩定的供電,以便發揮最高的性能
采用無鉛的 6 引腳 LLP 封裝,并且只需另外加設兩個 0.47uF 的陶瓷電容器,因此占用電路板極少的空間,有助于降低物料成本
LP5900SD 芯片有 1.5V、1.8V、2.0V、2.2V、2.5V、2.7V、2.8V、3.0V 及 3.3V 等多個輸出電壓可供選擇。這款芯片還具備 1.5V 至 3.3V 電壓范圍之外的其他電壓可供選擇。
LP5900SD 線性穩壓器芯片以 1,000 顆為采購單位,單顆價為 0.55 美元,已有大量現貨供應。
免責聲明:本文僅代表作者個人觀點,與電源在線網無關。其原創性以及文中陳述文字和內容未經本站證實,對本文以及其中全部或者部分內容、文字的真實性、完整性、及時性本站不作任何保證或承諾,請讀者僅作參考,并請自行核實相關內容。
本文鏈接:NS推出采用LLP封裝的低噪聲線性穩壓
http:www.mangadaku.com/news/2006-8/20068241060.html
http:www.mangadaku.com/news/2006-8/20068241060.html
文章標簽: LP5900SD/低噪聲線性穩壓器

