意法半導體宣布一個新的地址-數據多路復用輸入/輸出(AD MUX I/O)系列產品,這是一個專門為注重成本效益和價值的移動平臺設計的全系列NOR閃存解決方案。據介紹,AD MUX I/O架構提出了數據地址共用引腳的概念,從而減少了存儲芯片的引腳數量,進一步節省了微處理器的系統成本。節省成本將給手機制造商帶來巨大的競爭優勢,特別是對于移動應用優勢更加明顯,因為成本是移動市場成功的關鍵。

AD MUX I/O架構準許無需增加引腳數量即可提高總線寬度,或者減少引腳數量不會降低性能。尺寸更小的機械封裝外廓,電路板占位面積縮小,這兩種優勢降低了手機制造商的成本。
這些新產品的原型是ST現有的成功的NOR閃存產品。ST不斷提供在技術開發、體系結構和系統性能上最佳的解決方案。最先進的典型特性,結合性能最高的應用,為終端用戶帶來了特別的實惠。新系列AD MUX I/O產品的推出確保所有手機市場上的NOR閃存產品的需求都能得到滿足。
AD MUX I/O產品組合包括獨立解決方案和子系統解決方案,這兩種方案基于1位和每單元2位技術,準許在提高存儲器密度的同時優化芯片尺寸,采用130nm和90nm制造工藝。該系列產品提供脈沖串模式和多存儲庫架構,采用LFBGA88 (8×10mm)、LFBGA107 (8×11mm)或VFBGA44 (7.5×5mm)封裝。
對于獨立的NOR閃存,密度從16Mbit到64Mbit的采用每單元1位技術;密度從128Mbit到256Mbit的采用每單元2位技術。子系統解決方案初步包括下列組合:128Mb NOR 閃存 + 64-Mbit PSRAM (M36L0R7060L1/U1);128Mb NOR 閃存 + 32-Mbit PSRAM (M36L0R7050L1/U1)。
據介紹,ST不久還將推出更多的子系統解決方案(64-Mbit 閃存 + 32-Mbit PSRAM, 64-Mbit 閃存 + 16-Mbit PSRAM, 32-Mbit 閃存 + 16-Mbit PSRAM),以充實這個產品系列的內容。
新產品的樣片現已推出,量產計劃2006年第三季度開始。

AD MUX I/O架構準許無需增加引腳數量即可提高總線寬度,或者減少引腳數量不會降低性能。尺寸更小的機械封裝外廓,電路板占位面積縮小,這兩種優勢降低了手機制造商的成本。
這些新產品的原型是ST現有的成功的NOR閃存產品。ST不斷提供在技術開發、體系結構和系統性能上最佳的解決方案。最先進的典型特性,結合性能最高的應用,為終端用戶帶來了特別的實惠。新系列AD MUX I/O產品的推出確保所有手機市場上的NOR閃存產品的需求都能得到滿足。
AD MUX I/O產品組合包括獨立解決方案和子系統解決方案,這兩種方案基于1位和每單元2位技術,準許在提高存儲器密度的同時優化芯片尺寸,采用130nm和90nm制造工藝。該系列產品提供脈沖串模式和多存儲庫架構,采用LFBGA88 (8×10mm)、LFBGA107 (8×11mm)或VFBGA44 (7.5×5mm)封裝。
對于獨立的NOR閃存,密度從16Mbit到64Mbit的采用每單元1位技術;密度從128Mbit到256Mbit的采用每單元2位技術。子系統解決方案初步包括下列組合:128Mb NOR 閃存 + 64-Mbit PSRAM (M36L0R7060L1/U1);128Mb NOR 閃存 + 32-Mbit PSRAM (M36L0R7050L1/U1)。
據介紹,ST不久還將推出更多的子系統解決方案(64-Mbit 閃存 + 32-Mbit PSRAM, 64-Mbit 閃存 + 16-Mbit PSRAM, 32-Mbit 閃存 + 16-Mbit PSRAM),以充實這個產品系列的內容。
新產品的樣片現已推出,量產計劃2006年第三季度開始。
免責聲明:本文僅代表作者個人觀點,與電源在線網無關。其原創性以及文中陳述文字和內容未經本站證實,對本文以及其中全部或者部分內容、文字的真實性、完整性、及時性本站不作任何保證或承諾,請讀者僅作參考,并請自行核實相關內容。
本文鏈接:意法半導體注重成本效益推出全系列NOR
http:www.mangadaku.com/news/2006-7/200671884634.html
http:www.mangadaku.com/news/2006-7/200671884634.html
文章標簽: 意法半導體

